MARC状态:审校 文献类型:中文图书 浏览次数:83
- 题名/责任者:
- 现代EDA技术及其应用:基于Intel FPGA & Verilog HDL的描述与实现/张俊涛, 陈晓莉编著
- 出版发行项:
- 北京:清华大学出版社,2022
- ISBN及定价:
- 978-7-302-61129-5/CNY74.00
- 载体形态项:
- x, 391页:图;26cm
- 丛编项:
- 高等学校电子信息类专业系列教材.新形态教材
- 个人责任者:
- 张俊涛 编著
- 个人责任者:
- 陈晓莉 编著
- 学科主题:
- 可编程序逻辑器件-系统设计-高等学校-教材
- 学科主题:
- 电子电路-电路设计-计算机辅助设计-高等学校-教材
- 中图法分类号:
- TP332.1
- 一般附注:
- 教育部高等学校电子信息类专业教学指导委员会规划教材 微课视频版
- 责任者附注:
- 张俊涛, 陕西科技大学教授, 硕士研究生导师。西北地区电子技术与线路课程教学改革研究会理事, 中国电子学会电子线路教学与产业专家委员会委员。
- 书目附注:
- 有书目
- 提要文摘附注:
- 本书系统讲述基于Intel FPGA & Verilog HDL的现代EDA技术及其应用。全书分为3篇, 共7章。 第1-3章为基础篇: 第1章介绍EDA的基本概念和应用要素; 第2章讲述Verilog HDL的基本结构、语 法要点和应用; 第3章讲述在Quartus Prime开发环境下进行数字系统设计的基本流程、原理图设计方法、仿真分析和在线测试方法。第4-6章为应用篇: 第4章首先讲述常用数字器件的功能描述方法, 然后讲述分频器和存储器的描述及应用; 第5章讲述Quartus Prime中典型IP的应用; 第6章讲述状态机的设计方法, 并通过典型的应用实例突出EDA技术的应用。第7章为提高篇, 首先讲述HDL代码的书写规范和数字系统的设计原则, 然后简要介绍Quartus Prime综合与优化设计问题, 最后重点讲述时序分析和Verilog HDL中的数值运算方法。
全部MARC细节信息>>
索书号 | 条码号 | 年卷期 | 馆藏地 | 书刊状态 | 还书位置 |
TP332.1/123 | 72500331 | 集贤居(后勤) | 非可借 | 集贤居(后勤) | |
TP332.1/123 | 72500332 | 集贤居(后勤) | 非可借 | 集贤居(后勤) | |
TP332.1/123 | 72500329 | 自然书库(3F东) | 可借 | 现代技术部(1F) | |
TP332.1/123 | 72500330 | 自然书库(3F东) | 可借 | 现代技术部(1F) |
显示全部馆藏信息
CADAL相关电子图书
借阅趋势
同名作者的其他著作(点击查看)
收藏到: 管理书架