| 暂存书架(0) | 登录

MARC状态:审校 文献类型:中文图书 浏览次数:70

题名/责任者:
基于Quartus Prime的数字系统Verilog HDL设计实例详解/周润景, 李志, 张玉光编著
版本说明:
第3版
出版发行项:
北京:电子工业出版社,2018
ISBN及定价:
978-7-121-34898-3/CNY99.00
载体形态项:
460页;26cm
个人责任者:
周润景 编著
个人责任者:
李志 编著
个人责任者:
张玉光 编著
学科主题:
可编程序逻辑器件-系统设计
学科主题:
VHDL语言-程序设计
中图法分类号:
TP332.1
一般附注:
EDA应用技术
提要文摘附注:
本书以语法与实例结合的方式来讲解可编程逻辑器件的设计方法,软件开发平台为Altera公司的Quartus Prime 16.1 FPGA/CPLD设计软件。本书由浅入深地介绍了利用Quartus Prime进行数字系统开发的设计流程、设计思想和设计技巧。书中的例子非常丰富,既有简单的数字逻辑电路实例,也有复杂的数字系统设计实例。
全部MARC细节信息>>
索书号 条码号 年卷期 馆藏地 书刊状态 还书位置
TP332.1/736.4 72214235   自然书库(3F东)     可借 现代技术部(1F)
TP332.1/736.4 72282648   自然书库(3F东)     可借 现代技术部(1F)
TP332.1/736.4 72282649   自然书库(3F东)     可借 现代技术部(1F)
TP332.1/736.4 72282650   自然书库(3F东)     可借 现代技术部(1F)
TP332.1/736.4 72312304   自然书库(3F东)     可借 现代技术部(1F)
显示全部馆藏信息
CADAL相关电子图书
借阅趋势

同名作者的其他著作(点击查看)
用户名:
密码:
验证码:
请输入下面显示的内容
  证件号 条码号 Email
 
姓名:
手机号:
送 书 地:
收藏到: 管理书架