机读格式显示(MARC)
- 010 __ |a 978-7-121-38766-1 |d CNY65.00
- 100 __ |a 20210220d2021 em y0chiy50 ea
- 200 1_ |a FPGA设计与Verilog HDL实现 |A FPGAshe ji yu Verilog HDLshi xian |f 王金明编著
- 210 __ |a 北京 |c 电子工业出版社 |d 2021
- 215 __ |a 316页 |c 图 |d 26cm
- 225 2_ |a 英特尔FPGA中国创新中心系列丛书 |A ying te er FPGAzhong guo chuang xin zhong xin xi lie cong shu
- 300 __ |a 普通高等教育“十三五”规划教材
- 330 __ |a 本书根据EDA课程教学要求, 以提高数字系统设计能力为目标, 系统阐述FPGA数字开发的相关知识, 主要内容包括EDA技术概述、FPGA/CPLD器件结构、Quartus Prime使用指南、Verilog设计初步、Verilog语言要素、Verilog语句语法、Verilog设计的层次与风格、Verilog有限状态机设计、Verilog驱动常用I/O外设、Verilog设计进阶、Verilog Test Bench仿真、Verilog设计实例等。全书以Quartus Prime、ModelSim软件为工具, 以Verilog-1995和Verilog-2001语言标准为依据, 以可综合的设计为重点, 通过诸多精选设计案例, 系统阐述数字系统设计方法与设计思想, 由浅入深地介绍Verilog工程开发的手段与技能。本书着眼于实用, 紧密联系教学科研实际, 实例丰富, 配套电子课件、程序代码等。
- 410 _0 |1 2001 |a 英特尔FPGA中国创新中心系列丛书
- 606 0_ |a 可编程序逻辑阵列 |A ke bian cheng xu luo ji zhen lie |x 系统设计 |x 高等学校 |j 教材
- 606 0_ |a VHDL语言 |A VHDLyu yan |x 程序设计 |x 高等学校 |j 教材
- 701 _0 |a 王金明 |A wang jin ming |4 编著
- 801 _0 |a CN |b HDUL |c 20220618
- 905 __ |a HDUL |d TP332.1/186.2