机读格式显示(MARC)
- 010 __ |a 978-7-302-31551-3 |d CNY39.80
- 100 __ |a 20130509d2013 em y0chiy50 ea
- 200 1_ |a EDA技术与Verilog HDL |A EDA ji shu yu Verilog HDL |f 潘松, 陈龙, 黄继业编著
- 210 __ |a 北京 |c 清华大学出版社 |d 2013.4
- 215 __ |a 14, 368页 |c 图 |d 26cm
- 225 2_ |a 高等院校电子信息科学与工程规划教材 |A gao deng yuan xiao dian zi xin xi ke xue yu gong cheng gui hua jiao cai
- 330 __ |a 全书共分为7个部分:EDA技术的概述、Verilog HDL语法知识及其实用技术、quarrasⅡ及LPM宏模块的详细使用方法、基于Verilog的有限状态机设计技术、基于Verilog的16位实用CPU设计技术及创新实践项目、基于ModelSim的Test Bench仿真技术,以及基于MATLAB和DSPBuilder平台的EDA设计技术及大量实用系统设计示例。
- 333 __ |a 本书主要面向高等院校本、专科的EDA技术和Verilog HDL语言基础课,推荐作为电子工程、通信、工业自动化、计算机应用技术、电子对抗、仪器仪表、数字信号或图像处理等学科专业和相关实验指导课的教材用书或主要参考书,同时也可作为电子设计竞赛、FPGA开发应用的自学参考书。
- 410 _0 |1 2001 |a 高等院校电子信息科学与工程规划教材
- 606 0_ |a 数字集成电路 |A shu zi ji cheng dian lu |x 电路设计 |x 计算机辅助设计 |x VHDL语言 |x 高等学校 |j 教材
- 701 _0 |a 潘松 |A pan song |4 编著
- 701 _0 |a 陈龙 |A chen long |4 编著
- 701 _0 |a 黄继业 |A huang ji ye |4 编著
- 801 _0 |a CN |b HDUL |c 20141020
- 905 __ |a HDUL |d TN702/3403/2