机读格式显示(MARC)
- 000 01257nam0 2200265 450
- 010 __ |a 978-7-115-61050-8 |d CNY89.80
- 100 __ |a 20230814d2023 em y0chiy50 ea
- 200 1_ |a 数字IC设计及EDA应用 |A shu zi IC she ji ji EDA ying yong |f 杜慧敏, 邓军勇主编
- 210 __ |a 北京 |c 人民邮电出版社 |d 2023
- 215 __ |a 367页 |c 图 |d 26cm
- 330 __ |a 本书面向集成电路设计与集成系统、微电子科学与工程高年级本科生和相关业低年级研究生以及有一定VerilogHDL语言基础, 未来愿意从事数字IC设计的科技人员, 针对基于标准单元的大规模数字集成电路设计, 介绍自向下的设计方法和设计流程, 用VerilogHDL描述数字集成电路时常用的规范、设计模式与设计方法, 以及数字IC设计流程中Linux/Solaris平台上主流的EDA工具, 包括: 工具NC-verilog/VCS、逻辑综合工具DesignCompiler、静态时序分析工具PrimeTime、形式化验证工具Formality、工具命令语言TCL以及ICC编译工具等。
- 606 0_ |a 数字集成电路 |A shu zi ji cheng dian lu |x 电路设计 |x 计算机辅助设计 |x 高等学校 |j 教材
- 701 _0 |a 杜慧敏 |A du hui min |4 主编
- 701 _0 |a 邓军勇 |A deng jun yong |4 主编
- 801 _0 |a CN |b HDUL |c 20231012
- 905 __ |a HDUL |d TN431.202/458