机读格式显示(MARC)
- 010 __ |a 978-7-302-61129-5 |d CNY74.00
- 100 __ |a 20221012d2022 em y0chiy50 ea
- 200 1_ |a 现代EDA技术及其应用 |A xian dai EDA ji shu ji qi ying yong |e 基于Intel FPGA & Verilog HDL的描述与实现 |f 张俊涛, 陈晓莉编著
- 210 __ |a 北京 |c 清华大学出版社 |d 2022
- 215 __ |a x, 391页 |c 图 |d 26cm
- 225 2_ |a 高等学校电子信息类专业系列教材 |A gao deng xue xiao dian zi xin xi lei zhuan ye xi lie jiao cai |i 新形态教材
- 300 __ |a 教育部高等学校电子信息类专业教学指导委员会规划教材 微课视频版
- 314 __ |a 张俊涛, 陕西科技大学教授, 硕士研究生导师。西北地区电子技术与线路课程教学改革研究会理事, 中国电子学会电子线路教学与产业专家委员会委员。
- 330 __ |a 本书系统讲述基于Intel FPGA & Verilog HDL的现代EDA技术及其应用。全书分为3篇, 共7章。 第1-3章为基础篇: 第1章介绍EDA的基本概念和应用要素; 第2章讲述Verilog HDL的基本结构、语 法要点和应用; 第3章讲述在Quartus Prime开发环境下进行数字系统设计的基本流程、原理图设计方法、仿真分析和在线测试方法。第4-6章为应用篇: 第4章首先讲述常用数字器件的功能描述方法, 然后讲述分频器和存储器的描述及应用; 第5章讲述Quartus Prime中典型IP的应用; 第6章讲述状态机的设计方法, 并通过典型的应用实例突出EDA技术的应用。第7章为提高篇, 首先讲述HDL代码的书写规范和数字系统的设计原则, 然后简要介绍Quartus Prime综合与优化设计问题, 最后重点讲述时序分析和Verilog HDL中的数值运算方法。
- 410 _0 |1 2001 |a 高等学校电子信息类专业系列教材 |i 新形态教材
- 517 1_ |a 基于Intel FPGA & Verilog HDL的描述与实现 |A ji yu IntelFPGA&VerilogHDL de miao shu yu shi xian
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian |x 系统设计 |x 高等学校 |j 教材
- 606 0_ |a 电子电路 |A dian zi dian lu |x 电路设计 |x 计算机辅助设计 |x 高等学校 |j 教材
- 701 _0 |a 张俊涛 |A zhang jun tao |4 编著
- 701 _0 |a 陈晓莉 |A chen xiao li |4 编著
- 801 _0 |a CN |b HDUL |c 20221110
- 905 __ |a HDUL |d TP332.1/123